首页>>元坤资讯>>高速PCB设计中的走线技巧

高速PCB设计中的走线技巧

阅读量:1049

分享:
2019-07-02 10:08:34

布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其合理性,并给出一些比较优化的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。

一、直角走线(三个方面)

直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性负载,减缓上升时间;二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI,到10GHz以上的RF设计领域,这些小小的直角都可能成为高速问题的重点对象。

2.差分走线(“等长、等距、参考平面”)

差分信号(DifferentialSignal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计。差分信号就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分走线。

高速PCB设计中的走线技巧

3.蛇形线(调节延时)

蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。其中最关键的两个参数就是平行耦合长度(Lp)和耦合距离(S),很明显,信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,则耦合程度也越大。可能会导致传输延时减小,以及由于串扰而大大降低信号的质量,其机理可以参考对共模和差模串扰的分析。

设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。但实际设计中,为了保证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。


搜   索

为你推荐

  • NUCLEO-F410RB

    品牌:ST(意法半导体)

    NUCLEO-F410RB

    封装/规格:开发板我要选购

  • TD501MCANFD 管装

    品牌:MORNSUN(金升阳)

    TD501MCANFD

    封装/规格:DIP-8我要选购

  • FNC42060F2 管装

    品牌:ON(安森美)

    FNC42060F2

    封装/规格:SPMAA-C26我要选购

  • MIMXRT1050-EVK

    品牌:NXP(恩智浦)

    MIMXRT1050-EVK

    封装/规格:开发板我要选购

  • NES-50-24

    品牌:MW 台湾明纬

    NES-50-24

    封装/规格:24V2.2A我要选购